CST毫米波雷達(dá)仿真方案(五):饋電網(wǎng)絡(luò)相位差補(bǔ)齊、優(yōu)化
來源:CST仿真專家之路
更新時(shí)間:2024-09-03
閱讀:
作者 | Zhou Ming
上一期我們提到饋電網(wǎng)絡(luò)存在相位差,從上圖可以看出,S41與S51的相位差超過100度,S51與S61的相位差也超過了10度,過大的相位差不僅會(huì)影響陣列天線的波束指向,還會(huì)導(dǎo)致天線出現(xiàn)副瓣抬升、增益下降等現(xiàn)象。
本期我們介紹如何使用CST針對(duì)饋電網(wǎng)絡(luò)的相位差進(jìn)行快速補(bǔ)齊、優(yōu)化,具體方法如下:
1、首先利用CST的后處理計(jì)算各端口的相位差,我們選擇S51的相位作為基準(zhǔn),其他S參數(shù)的相位和S51相減,得到下面的相位差。
2、在Task里面創(chuàng)建一個(gè)優(yōu)化流程,選擇需要調(diào)整的微帶線長度變量作為被優(yōu)化的變量,設(shè)置好參數(shù)變化范圍。
3、選擇相位差作為優(yōu)化目標(biāo),Target設(shè)置小于5度。
4、點(diǎn)擊start之后,CST迅速得到了優(yōu)化后的結(jié)果,我們可以看到相位差已經(jīng)小于5度。
5、接下來我們把電路圖自動(dòng)生成3D模型,為后續(xù)的饋電網(wǎng)絡(luò)和天線陣子協(xié)同仿真做好準(zhǔn)備。