用CST怎么實(shí)現(xiàn)R+Jwc的帶復(fù)數(shù)的標(biāo)簽仿真
來源:
更新時(shí)間:2024-08-08
閱讀:
CST添加的是lumpedelement ,而HFSS的直接lumped port .可以直接進(jìn)行帶復(fù)數(shù)阻抗的芯片的仿真,cst就不能帶著芯片一起仿真嗎?
PS:看了以前的帖子,有大神是加External Port:
這個(gè)問題大神勿噴
在電路仿真里面做,可以加實(shí)部和虛部
如2樓大神所說,用DESIGN STUDIO。很久以前就已經(jīng)討論過了,樓主請(qǐng)學(xué)會(huì)搜索。
請(qǐng)問,親加載lumped elements的操作步驟是怎樣的
你要在schematic的頁面下電路仿真?添加external port ___在fixded下設(shè)置你的芯片阻抗,然后計(jì)算并查看s11
選兩個(gè)點(diǎn)。點(diǎn)lumped element,設(shè)置值就行了。
不選點(diǎn)就設(shè)置兩個(gè)坐標(biāo)值