如何使用CST2012分析多個(gè)電源管腳芯片的PI
來(lái)源:
更新時(shí)間:2024-08-01
閱讀:
最近學(xué)習(xí)使用CST2012對(duì)PCB進(jìn)行PI和SI仿真,在網(wǎng)上找了不少資料和視頻,可是看到的例子里
分析的芯片都只有一個(gè)電源管腳,而實(shí)際使用的芯片大多不止一個(gè)管腳。我試了一片10+個(gè)電源管腳的BGA芯片,CST2012自動(dòng)把這10+個(gè)電源管腳和鄰近的地管腳配對(duì)成端口了,分析結(jié)果得到10+條阻抗曲線,我只知道整個(gè)芯片總的目標(biāo)阻抗,怎么通過(guò)結(jié)果的10+條阻抗曲線判斷PI是否滿足要求呢。
有沒有辦法想Siwave里似得把10+個(gè)電源管腳合成一個(gè)Port這樣分析起來(lái)就方便多了,求高手指教。
值得學(xué)習(xí)!
這個(gè)問(wèn)題我也一直想不通