波導(dǎo)3DB耦合器用CST仿真時(shí)優(yōu)化目標(biāo)的設(shè)定
來源:edatop
更新時(shí)間:2024-09-07
閱讀:
對(duì)波導(dǎo)耦合器進(jìn)行優(yōu)化仿真的時(shí)候,設(shè)置目標(biāo)S21和S31一個(gè)是大于3.1還有一個(gè)是小于3.1,仿真出來兩個(gè)端口的幅度差比較大,不知道CST中能不能定義S21和S31的差值啊?
是不是用那個(gè)程序定義啊 急啊!
謝謝,謝謝,謝謝,謝謝,謝謝,謝謝,謝謝,謝謝,謝謝,謝謝,謝謝,謝謝,謝謝,謝謝,謝謝,謝謝,謝謝,