CST中哪些參數對仿真時間影響較大
來源:edatop
更新時間:2024-09-07
閱讀:
RT,CST MWS中除了網格多少、最小網格大小、激勵信號時間長度、精度要求(-30dB或-60dB)、計算的S參量個數以外,還有哪些對仿真時間有重大影響嗎?
希望大家多給我些補充,有好的心得要積極回帖哦。
硬件條件也是制約仿真時間的一個因素
小編,我能想到的貌似你都說了。不知道最大脈沖個數以及仿真的頻率算不算。
cst中仿真頻率帶寬也是個因素,如果你的仿真可以為0的話,建議頻率下限設置為0,可以提高仿真時間,硬件就不說了,配置越高越好,最后在加個硬件加速卡就能算的更多網格的仿真了
硬件加速卡……神一樣的東西啊……看過圖……nVIDIA的……碰都沒碰過……貌似我身邊有人用過……一塊卡可以買一臺服務器了……
我覺得是最高頻率影響速度,還有,仿真頻率不能設的太寬了,不然會仿不準的
頻率帶寬在20%~100%之間即可
真假?那么血貴?
Intel組合比AMD的要快。
thank you for the help
其實還和你設了多少個觀察頻點有關,設的越多越慢!
如果設電場和磁場監(jiān)視器,網格有很密集(上千萬)的話,很容易死機哦!
我的機器最多只能觀察一千六百萬網格的電場監(jiān)視器。郁悶??!